# Electronique Numérique Série TD N°6 Mémoires

### Exercice 1

Le plan mémoire de la figure 1 formé de quatre mémoires M1, M2, M3 et M4 est contrôlé par un système de 10 bits d'adresses :

- 1-1- Quel est le nombre de lignes d'adresse de chaque mémoire.
- 1-2- Quel est le nombre de lignes de données de chaque mémoire.
- 1-3- Quelle est la capacité de ce plan mémoire.
- 1-4- Que doivent être les états logiques des entrées d'adresse A8 et A9 pour valider successivement les mémoires M1, M2, M3 et M4. Compléter alors le tableaul.

| Mémoire<br>validée | Entrées<br>d'adresse |    |
|--------------------|----------------------|----|
|                    | A9                   | A8 |
| M1                 |                      |    |
| M2                 |                      |    |
| M3                 |                      |    |
| M4                 |                      |    |

Tableau 1

- 1-5- Si l'adresse de début de la mémoire M1 (premier mot) est 000<sub>H</sub>, quelle serait en Hexa l'adresse de la fin de cette mémoire (dernier mot).
- 1-6- Sachant que les mémoires M2, M3 et M4 sont implantées successivement juste après lamémoire M1, donner pour chacune de ces mémoires les adresses de début et de fin.
- 1-7- Laquelle des mémoires est validée lorsque le système de contrôle envoie les adressessuivantes :

a- 0FF<sub>H</sub> b- 30D<sub>H</sub> c-219<sub>H</sub> d-3FF<sub>H</sub>



TD6

2

## Exercice 2

Soit la mémoire M de la figure2:



- 1- Quel est le nombre maximum de mots qu'on peut y stoker?
- 2- On voudrait mémoriser 200 mots de 8 bits chacun. Proposer un montage pouvant résoudrece problème. Utiliser autant de mémoires de ce type qu'il le faut.
- 3- On désire stocker 400 mots de 4 bits chacun. Réaliser le montage correspondant avec lemême type de mémoire.
- 4- A partir de cette mémoire, on veut obtenir un plan mémoire 512x8?
  - 4.a- Combien de circuits de mémoire de ce type faudra t-il?
  - 4.b- Comment les associer ensembles?

#### Exercice 3

On veut fabriquer un plan mémoire comprenant 10 Ko de PROM à partir de l'adresse D800<sub>H</sub> et 6Ko de RAM à partir de l'adresse 4000<sub>H</sub>. Ce plan mémoire est géré par un microprocesseur délivrant 16 bits d'adresse.

Sachant que les mémoires PROM et RAM utilisées contiennent toutes 2Ko par boîtier :

- Déterminer les adresses de fin des mémoires RAM et PROM utilisées.
- Proposer un schéma utilisant le décodeur 74138 pour la sélection des différentes mémoires.

## Exercice 4

- 1. On souhaite réaliser une interface d'entrée/sortie : il faut pouvoir adresser 2044 mots (cases) de 1 octet sur la carte interface. Le bus d'adresse est de 16 bits et le bus de données de 8 bits, peut-on adresser toutes les cases mémoires ? Expliquer.
- 2. On considere le montage suivant utilisé par un microprocesseur 6809 à 16 bits d'adresses. Déterminer l'étendue (adresse de début, adresse de fin) et la taille des mémoires M1, M2, M3et M4.

TD6

1 outer 86st



EXENCICE 1:

1-1- Note de lignes d'adnesse de chaque mémoire: 8 lignes de A, à A, -1-2- Note de lignes deadonnées de chaque minoire: 4 lignes de D à D, -1-3- capacité du Plan mémoire: Northyne d'adress dollars

Abeligne dadrentolalen X lignes dedonnas 2 x 4 = 1R de 4 bits de données = 4R bits = 1024 mots de 4 bits

-1-4-

| Manaine            | Enheur d'adresse |    |
|--------------------|------------------|----|
| Memorie<br>Validee | AS               | A8 |
| M1                 | O                | 0  |
| Me                 | O                | 1  |
| M3                 | 1                | 0  |
| M4                 | 1                | 1  |

1-5- Premier not mémoire de Mai 000H

Demir not monoin della:

Enbinaire 1erma : And An An An An An An An An An An

Enllexa Adresses en binaires Boitier 1er mot (OFF)# (100)H 0 (200) 0 (300) H





